前向MLP網(wǎng)絡(luò)的FPGA實(shí)現(xiàn)
數(shù)據(jù)采集與處理
頁數(shù): 5 2010-01-15
摘要: 分別采用CORDIC(Coordinate rotation digital computer)算法和分布式算法實(shí)現(xiàn)多層感知器網(wǎng)絡(luò)的傳輸函數(shù)計(jì)算和輸入與權(quán)重乘積和計(jì)算,通過模塊復(fù)用的方法構(gòu)造了一個(gè)用于函數(shù)逼近的、無需乘法器的神經(jīng)網(wǎng)絡(luò),并在Nois開發(fā)平臺(tái)上測(cè)試了該網(wǎng)絡(luò)的性能。該網(wǎng)絡(luò)每17個(gè)時(shí)鐘周期輸出一個(gè)數(shù)據(jù),占用FPGA的7781個(gè)LE(Logic element)和8976 bit存儲(chǔ)器,具有良好的擴(kuò)展性。 (共5頁)